هایدی

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

هایدی

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

پاورپوینت آموزش کامل حلقه قفل شده فاز (PLL) در 106 اسلاید

اختصاصی از هایدی پاورپوینت آموزش کامل حلقه قفل شده فاز (PLL) در 106 اسلاید دانلود با لینک مستقیم و پر سرعت .

پاورپوینت آموزش کامل حلقه قفل شده فاز (PLL) در 106 اسلاید


پاورپوینت آموزش کامل حلقه قفل شده فاز (PLL) در 106 اسلاید

 

 

 

 

یک حلقه قفل فاز یا حلقه قفل شده در فاز (Phase Locked Loop)(PLL) یک سیستم کنترلی الکترونیکی است، که یک سیگنال قفل شده فاز متناسب با ورودی یا مرجع (reference)، می‌سازد. PLL در یک بازخورد منفی مشترک توسط مقایسه خروجی «اسیلاتور کنترل شونده با ولتاژ (VCO)» و ورودی فرکانس مرجع، با آشکارساز فاز، انجام می‌پذیرد. آشکارساز فاز برای هدایت فازاسیلاتور، به سیگنال مرجع ورودی، استفاده می‌شود. این نوع از مدارات بطور گسترده در رادیو، ارتباطات مخابراتی، کامپیوترها و دیگر کاربردهای الکترونیکی استفاده می‌شود، که به این ترتیب است:

  • ساخت یک یا چند فرکانس، که از لحاظ پایداری و ثبات به فرکانس مرجع برسد.
  • آشکارسازی یک فرکانس خاص
  • باز گرداندن یک کلاک یا کَریِر به حالت اول خود

تحقیقات اولیه در زمینه آنچه که به عنوان حلقه با فاز قفل شونده می‌شناسیم به سال ۱۹۳۲ بر می‌گردد، یعنی زمانی که محققان بریتانیایی برای گیرنده سوپر هترودین ادوین هاوارد آرمسترانگ، روش دیگری، یعنی هوموداین را توسعه دادند در سیستم هوموداین یا سینکروداین یک اسیلاتور محلی به فرکانس مطلوب توان ورودی تنظیم شده و با سیگنال ورودی چند برابر می‌گردد. سیگنال خروجی حاصله شامل اطلاعات اصلی مدولاسیون صوتی می‌باشد. قصد ما این بود تا یک مدار گیرنده متناوبی را توسعه دهیم که به مدارهای میزان شده کمتری نسبت به گیرنده سوپر هترودین نیاز دارد. چوناسیلاتور محلی سریعاً از فرکانس خود خارج می‌شود برای اسیلاتور یک سیگنال (پیام) تصحیح خودکار تا آن را به مانند سیگنال مطلوب، در فاز و فرکانس یکسان، نگه دارد. این تکنیک در سال ۱۹۳۲۲ در مقاله‌ای توسط H.de Bellescise در مجله فرانسوی Onde Electriquu توصیف شد.

 

یک حلقه قفل فاز یا حلقه قفل شده در فاز (Phase Locked Loop)(PLL) یک سیستم کنترلی الکترونیکی است، که یک سیگنال قفل شده فاز متناسب با ورودی یا مرجع (reference)، می‌سازد. PLL در یک بازخورد منفی مشترک توسط مقایسه خروجی «اسیلاتور کنترل شونده با ولتاژ (VCO)» و ورودی فرکانس مرجع، با آشکارساز فاز، انجام می‌پذیرد. آشکارساز فاز برای هدایت فازاسیلاتور، به سیگنال مرجع ورودی، استفاده می‌شود. این نوع از مدارات بطور گسترده در رادیو، ارتباطات مخابراتی، کامپیوترها و دیگر کاربردهای الکترونیکی استفاده می‌شود، که به این ترتیب است:

  • ساخت یک یا چند فرکانس، که از لحاظ پایداری و ثبات به فرکانس مرجع برسد.
  • آشکارسازی یک فرکانس خاص
  • باز گرداندن یک کلاک یا کَریِر به حالت اول خود

تحقیقات اولیه در زمینه آنچه که به عنوان حلقه با فاز قفل شونده می‌شناسیم به سال ۱۹۳۲ بر می‌گردد، یعنی زمانی که محققان بریتانیایی برای گیرنده سوپر هترودین ادوین هاوارد آرمسترانگ، روش دیگری، یعنی هوموداین را توسعه دادند در سیستم هوموداین یا سینکروداین یک اسیلاتور محلی به فرکانس مطلوب توان ورودی تنظیم شده و با سیگنال ورودی چند برابر می‌گردد. سیگنال خروجی حاصله شامل اطلاعات اصلی مدولاسیون صوتی می‌باشد. قصد ما این بود تا یک مدار گیرنده متناوبی را توسعه دهیم که به مدارهای میزان شده کمتری نسبت به گیرنده سوپر هترودین نیاز دارد. چوناسیلاتور محلی سریعاً از فرکانس خود خارج می‌شود برای اسیلاتور یک سیگنال (پیام) تصحیح خودکار تا آن را به مانند سیگنال مطلوب، در فاز و فرکانس یکسان، نگه دارد. این تکنیک در سال ۱۹۳۲۲ در مقاله‌ای توسط H.de Bellescise در مجله فرانسوی Onde Electriquu توصیف شد.

 

ساختار و عملکرد

مکانیزم‌های حلقه با فاز قفل شونده می‌تواند به عنوا ن مدارهای آنالوگ یا دیجیتالی اجرا شود. هر دو از این اجراها، ساختار پایه‌ای یکسانی را بکار می‌برند.

بلوک دیاگرام

هر دو مدار PLL آنالوگ و دیجیتال سه قسمت اصلی دارند:

  • یک آشکارساز فاز
  • یک اسیلاتور الکترونیکی متغیر
  • یک مسیر بازخورد (اغلب شامل یک تقسیم‌کننده فرکانس است)

فهرست مطالب:

مفاهیم اساسی

PLL های نوع 1

PLL های نوع 2

اثرات غیر ایده آلی

نویز فاز در PLL ها

پهنای باند حلقه

روند طراحی

حاشیه فاز PLL نوع 2


دانلود با لینک مستقیم


پاورپوینت آموزش کامل حلقه قفل شده فاز (PLL) در 106 اسلاید